if函數(shù)五個(gè)檔次的使用 電子表格中如何設(shè)置級(jí)別編號(hào)?
電子表格中如何設(shè)置級(jí)別編號(hào)?1、IF函數(shù)在單元格中輸入公式IF(B295,極優(yōu)秀,IF(B285,良好,不及格)),向上再填充即可解決。2、單元格自定義格式左鍵單擊區(qū)域,按Ctrl1先打開系統(tǒng)設(shè)置單元
電子表格中如何設(shè)置級(jí)別編號(hào)?
1、IF函數(shù)
在單元格中輸入公式IF(B295,極優(yōu)秀,IF(B285,良好,不及格)),向上再填充即可解決。
2、單元格自定義格式
左鍵單擊區(qū)域,按Ctrl1先打開系統(tǒng)設(shè)置單元格格式,之后在自定義中再輸入代碼:[95]優(yōu)秀;[85]良好的思想品德;考及格,直接點(diǎn)擊確定即可解決。
3、用來TEXT函數(shù)
和單元格格式的自定義設(shè)置差不多,TEXT函數(shù)意見條件區(qū)段格式,是可以在單元格中鍵入公式TEXT(B2,[95]優(yōu)秀;[85]良好素質(zhì);及格)
PS:如果不是遇見多個(gè)條件判斷,過了一會(huì)兒還是是可以用TEXT函數(shù)來實(shí)現(xiàn)程序。但TEXT函數(shù)的條件區(qū)段不超過只不允許三個(gè)指定你條件,這里多了一個(gè)條件,該怎么幫忙解決呢?
再輸入公式:TEXT(B2,[90]杰出的;[80]良好素質(zhì);TEXT(B2,[60]達(dá)標(biāo);[60]不達(dá)標(biāo)))
說明:先把后兩種條件即全部達(dá)標(biāo)和不不達(dá)標(biāo)兩種考核等級(jí)通過兩個(gè)區(qū)段格式可以確定,回的結(jié)果再增強(qiáng)前面兩個(gè)等級(jí)用TEXT函數(shù)通過三個(gè)區(qū)段格式判斷。
case語句和if語句的區(qū)別?
case語句一般化合無優(yōu)先級(jí)的判斷結(jié)構(gòu),與if語句的區(qū)別是,它的判斷條件一般互斥關(guān)系,多用于譯碼電路。
Case語句時(shí)并發(fā)語句,是需要區(qū)分聯(lián)成一體邏輯來利用,不必然邏輯的優(yōu)先于級(jí)別。If……arguments語句時(shí)36級(jí)相互嵌套語句,大多數(shù)采用邏輯的串聯(lián)來實(shí)現(xiàn)方法,該結(jié)構(gòu)具有優(yōu)先級(jí)別問題。
verilog模型分為哪幾級(jí)?
veriloghdl是一種主要是用于數(shù)字邏輯電路設(shè)計(jì)的語言。用veriloghdl具體描述的電路設(shè)計(jì)那是該電路的veriloghdl模型。
veriloghdl既已一種行為具體解釋的語言也是一種結(jié)構(gòu)具體解釋的語言。這也就是說,既這個(gè)可以用電路的功能描述也可以用元器件和它們之間的連接上來確立所設(shè)計(jì)電路的veriloghdl模型。
verilog模型也可以是實(shí)際電路的相同級(jí)別的抽象。這些抽象的級(jí)別和它們按的模型類型共100元以內(nèi)五種:
系統(tǒng)級(jí)(system):用高級(jí)語言結(jié)構(gòu)實(shí)現(xiàn)方法設(shè)計(jì)模塊的外部性能的模型。
算法級(jí)(algorithm):用高級(jí)語言結(jié)構(gòu)實(shí)現(xiàn)程序設(shè)計(jì)算法的模型。
rtl級(jí)(registerstranferlevel):具體描述數(shù)據(jù)在寄存器之間流動(dòng)起來和如何處理這些數(shù)據(jù)的模型。
門級(jí)(gate-level):具體描述邏輯門包括邏輯門之間的再連接的模型。
開關(guān)級(jí)(switch-level):描述器件中三極管和儲(chǔ)存節(jié)點(diǎn)這些它們之間連接到的模型。一個(gè)復(fù)雜電路系統(tǒng)的完整veriloghdl模型是由若干個(gè)veriloghdl模塊構(gòu)成的,每一個(gè)模塊又是可以由若干個(gè)子模塊組成。其中有些模塊不需要綜合類成具體一點(diǎn)電路,而有些模塊只不過與用戶所電腦設(shè)計(jì)的模塊交互的年代最久遠(yuǎn)電路或激勵(lì)信號(hào)源。
憑借veriloghdl語言結(jié)構(gòu)所可以提供的這種功能就也可以構(gòu)造一個(gè)模塊間的清晰層次結(jié)構(gòu)來請看十分復(fù)雜的小型設(shè)計(jì),并對(duì)所作啊,設(shè)計(jì)的邏輯電路接受不是很嚴(yán)的修改密保。veriloghdl行為請看語言以及一種結(jié)構(gòu)化和過程性的語言,其語法結(jié)構(gòu)更加合適于算法級(jí)和rtl級(jí)的模型設(shè)計(jì)。
這種行為具體描述語言具有200元以內(nèi)功能:
·可描述順序執(zhí)行或左行執(zhí)行的程序結(jié)構(gòu)。
·用延遲高表達(dá)式或事件表達(dá)式來必須明確地操縱過程的啟動(dòng)時(shí)間。
·實(shí)際名稱之前的事件來能觸發(fā)其它過程里的激活行為或停止行為。
·可以提供了條件、if-arguments、case、重復(fù)運(yùn)行程序結(jié)構(gòu)。
·提供了可帶參數(shù)且非零代代延續(xù)時(shí)間的任務(wù)(task)程序結(jié)構(gòu)。
·需要提供了可定義新的操作符的函數(shù)結(jié)構(gòu)(function)。
·能提供了主要是用于建立起表達(dá)式的算術(shù)運(yùn)算符、邏輯運(yùn)算符、位運(yùn)算符。·veriloghdl語言才是一種結(jié)構(gòu)化的語言也非常適合我于門級(jí)和開關(guān)級(jí)的模型設(shè)計(jì)。因其結(jié)構(gòu)化的特點(diǎn)又使它具有200以內(nèi)功能:
-提供給了求完整的一套組合型原語(primitive);-提供給了雙向通路和電阻器件的原語;-可建立起mos器件的電荷分享分享和電荷脈沖前沿動(dòng)態(tài)模型。veriloghdl的構(gòu)造性語句是可以計(jì)算精確地確立信號(hào)的模型。
這是畢竟在veriloghdl中,提供了延遲大和輸出強(qiáng)度的原語來組建精確程度很低的信號(hào)模型。
信號(hào)值這個(gè)可以有差別的的強(qiáng)度,也可以實(shí)際設(shè)定好寬范圍的模糊值來降底不考慮條件的影響。
veriloghdl充當(dāng)一種有高級(jí)的硬件請看編程語言,有著類似于c語言的風(fēng)格。其中有許多語句如:if語句、case語句等和c語言中的對(duì)應(yīng)語句非常相似。要是讀者也能夠掌握c語言編程的基礎(chǔ),那么去學(xué)習(xí)veriloghdl卻不是難辦,我們?nèi)绻軐?duì)veriloghdl某些語句的普通方面略寫理解,并加強(qiáng)機(jī)試去練習(xí)就能挺好地能夠掌握它,借用它的強(qiáng)橫功能來設(shè)計(jì)復(fù)雜的數(shù)字邏輯電路。下面我們將對(duì)veriloghdl中的基本語法無一遺漏細(xì)加介紹。