計(jì)算機(jī)組成原理復(fù)習(xí)題(帶答案)
一、選擇題(不排除有重復(fù)的)1目前普遍使用的微型計(jì)算機(jī)采用的電路是( D )A. 電子管 B. 晶體管C. 集成電路 D. 超大規(guī)模集電成路2通常人們把依據(jù)某種需要而
一、選擇題(不排除有重復(fù)的)
1目前普遍使用的微型計(jì)算機(jī)采用的電路是( D )
A. 電子管 B. 晶體管
C. 集成電路 D. 超大規(guī)模集電成路
2通常人們把依據(jù)某種需要而編制的指令序列稱為計(jì)算機(jī)中的( A ) 。
A. 程序 B. 文件
C. 記錄 D. 集合
3在計(jì)算機(jī)中能直接被接受的語(yǔ)言為 ( A ) 。
A. 機(jī)器語(yǔ)言 B. 匯編語(yǔ)言
C. 高級(jí)語(yǔ)言 D. 數(shù)據(jù)庫(kù)語(yǔ)言
4構(gòu)成中央處理器的兩個(gè)主要部分是( B )
A. 控制器和寄存器 B. 控制器和運(yùn)算器
C. 運(yùn)算器和寄存器 D. 控制器和存儲(chǔ)器
5運(yùn)算器的主要功能是進(jìn)行( C )。
A. 只作加法 B.邏輯運(yùn)算
C. 算術(shù)運(yùn)算和邏輯運(yùn)算 D. 算術(shù)運(yùn)算
6計(jì)算機(jī)中的ALU 屬于( C ) 部件。
A. 寄存器 B. 控制器
C. 運(yùn)算器 D. 譯碼器
7完整的計(jì)算機(jī)系統(tǒng)應(yīng)包括( C)。
A. 運(yùn)算器、存儲(chǔ)器、控制器
B. 主機(jī)和實(shí)用程序
C. 配套的硬件設(shè)備和軟件設(shè)備
D. 外部設(shè)備和主機(jī)
8堆棧常用于( A )。
A. 保護(hù)程序現(xiàn)場(chǎng) B. 程序轉(zhuǎn)移
C. 輸入輸出 D. 數(shù)據(jù)移位
9半導(dǎo)體靜態(tài)存儲(chǔ)器 SRAM 的存儲(chǔ)原理是( A )。
A 、依靠雙穩(wěn)態(tài)電路 B 、依靠定時(shí)刷新
C 、依靠讀后再生 D 、信息不再變化
10為了縮短指令中某個(gè)地址段的位數(shù),有效的方法是采取( D )。
A 、立即尋址 B 、變址尋址
C 、間接尋址 D 、寄存器尋址
11能夠改變程序執(zhí)行順序的是( D )。
A. 移位操作類指令 B. 輸入輸出類指令
,C. 數(shù)據(jù)傳送類指令 D. 轉(zhuǎn)移類指令
12浮點(diǎn)加減中的對(duì)階的( A )。
A 、將較小的一個(gè)階碼調(diào)整到與較大的一個(gè)階碼相同
B 、將較大的一個(gè)階碼調(diào)整到與較小的一個(gè)階碼相同
C 、將被加數(shù)的階碼調(diào)整到與加數(shù)的階碼相同
D 、將加數(shù)的階碼調(diào)整到與被加數(shù)的階碼相同
13原碼加減交替除法又稱為不恢復(fù)余數(shù)法,因此( C )
A 、不存在恢復(fù)余數(shù)的操作
B 、當(dāng)某一步運(yùn)算不夠減時(shí),做恢復(fù)余數(shù)的操作
C 、僅當(dāng)最后一步余數(shù)為負(fù)時(shí),做恢復(fù)余數(shù)的操作
D 、當(dāng)某一步余數(shù)為負(fù)時(shí),做恢復(fù)余數(shù)的操作
14高速緩沖存儲(chǔ)器 Cache 一般采?。?A )。
A 、隨機(jī)存取方式 B 、順序存取方式
C 、半順序存取方式 D 、只讀不寫(xiě)方式
15在2進(jìn)制浮點(diǎn)數(shù)中,為保持真值不變,小數(shù)點(diǎn)向右移2位,階碼要( D )
A. 加1 B. 減1
C. 加2 D .減2
16下列存儲(chǔ)器中,( 4 )速度最快。
A 、硬盤 ②光盤 ③磁帶 ④半導(dǎo)體存儲(chǔ)器
17采用直接尋址方式,則操作數(shù)在( 2 )中。
①主存 ②寄存器 ③直接存取存儲(chǔ)器 ④光盤
18微程序存放在( 3 )。
①主存中 ②堆棧中 ③只讀存儲(chǔ)器中 ④磁盤中
19在微程序控制方式中,機(jī)器指令和微指令的關(guān)系是( )。
①每一條機(jī)器指令由一條微指令來(lái)解釋執(zhí)行
②每一條機(jī)器指令由一段(或一個(gè)) 微程序來(lái)解釋執(zhí)行
③一段機(jī)器指令組成的工作程序可由一條微指令來(lái)解釋執(zhí)行
④一條微指令由若干條機(jī)器指令組成
20串行總線主要用于( )。
①連接主機(jī)與外圍設(shè)備 ②連接主存與CPU
③連接運(yùn)算器與控制器 ④連接CPU 內(nèi)部各部件
21在常用磁盤中,( )。
①外圈磁道容量大于內(nèi)圈磁道容量 ②各道容量不等
③各磁道容量相同 ④內(nèi)圈磁道容量大于外圈磁道容量
22在下列存儲(chǔ)器中,( )可以作為主存儲(chǔ)器。
,①半導(dǎo)體存儲(chǔ)器 ②硬盤 ③光盤 ④磁帶
23程序計(jì)數(shù)器屬于( A ) 。
A. 控制器 B. 運(yùn)算器
C. 存儲(chǔ)器 D. 輸入輸出接口
24在下列設(shè)備中,屬于圖形輸入設(shè)備的是( ) 。
A. 鍵盤 B. 條形碼閱讀機(jī)
C. 數(shù)字化儀 D. 顯示器
數(shù)字化儀是將圖像(膠片或像片)和圖形(包括各種地圖)的連續(xù)模擬量轉(zhuǎn)換為離散的數(shù)字量的裝置,是在專業(yè)應(yīng)用領(lǐng)域中一種用途非常廣泛的圖形輸入設(shè)備。
25磁表面存儲(chǔ)器記錄信息是利用磁性材料的( ) 。
A. 磁滯回歸線特性 B. 磁場(chǎng)滲透特性
C. 磁場(chǎng)分布特性 D. 磁場(chǎng)吸引力特性
26在微程序控制中,把操作控制信號(hào)編成( ) 。
A. 微指令 B. 微地址
C. 操作碼 D. 程序
27從一條指令的啟動(dòng)到下一條指令的啟動(dòng)的間隔時(shí)間稱為( ) 。
A. 時(shí)鐘周期 B. 機(jī)器周期
C. 工作周期 D. 指令周期
機(jī)器周期:指令執(zhí)行中每一步操作所需的時(shí)間。
28表示主存容量的常用單位為( ) 。
A. 數(shù)據(jù)塊數(shù) B.字節(jié)數(shù)
C. 扇區(qū)數(shù) D.記錄項(xiàng)數(shù)
29反映計(jì)算機(jī)基本性能的是( ) 。
A. 操作系統(tǒng) B. 系統(tǒng)軟件
C. 指令系統(tǒng) D. 數(shù)據(jù)庫(kù)系統(tǒng)
30周期挪用方式常用于( ) 方式的輸入/輸出中。
A. 通道 B. 中斷
C.DMA D. 程序傳送
31微機(jī)系統(tǒng)中,主機(jī)和高速硬盤進(jìn)行數(shù)據(jù)交換一般采用( )方式。
A. 通道控制 B. 程序控制方式
C. 程序中斷方式 D.DMA 方式
32微程序控制采用( C )
A. 硬連線邏輯實(shí)現(xiàn) B. 組合邏輯電路實(shí)現(xiàn)
C. 存儲(chǔ)邏輯實(shí)現(xiàn) D. 時(shí)序電路實(shí)現(xiàn)
33總線從設(shè)備是( ) 。
,A. 掌握總線控制權(quán)的設(shè)備 B.申請(qǐng)作為從設(shè)備的設(shè)備
C. 被主設(shè)備訪問(wèn)的設(shè)備 D. 總線裁決部件
34如果x 為負(fù)數(shù),由[x]補(bǔ)求[-x]補(bǔ)是將()。
a 、[x]補(bǔ)各值保持不變
b 、[x]補(bǔ)符號(hào)位變反,其它各位不變
c 、[x]補(bǔ)除符號(hào)位外,各位變反,未位加1
d 、[x]補(bǔ)連同符號(hào)位一起各位變反,未位加1
35在取指周期中,是按照( )的內(nèi)容訪問(wèn)主存,以讀取指令。
a 、指令寄存器ir b、程序狀態(tài)寄存器ps
c 、存儲(chǔ)器數(shù)據(jù)寄存器mdr d 、程序計(jì)數(shù)器pc
36動(dòng)態(tài)半導(dǎo)體存儲(chǔ)器的特點(diǎn)是( )
a 、在工作中存儲(chǔ)器內(nèi)容會(huì)產(chǎn)生變化
b 、每次讀出后,需要根據(jù)原存內(nèi)容重新寫(xiě)入一遍
c 、每隔一定時(shí)間,需要根據(jù)原存內(nèi)容重新寫(xiě)入一遍
d 、在工作中需要?jiǎng)討B(tài)地改變?cè)L存地址
37在按字節(jié)編址的存儲(chǔ)器中,每個(gè)編址單元中存放( )
a 、1位 b 、8位
c 、16位 d、32位
38設(shè)置中斷排隊(duì)判優(yōu)邏輯的目的是( )
a 、產(chǎn)生中斷源編碼
b 、使同時(shí)提出的請(qǐng)求中的優(yōu)先級(jí)別最高者,得到及時(shí)響應(yīng)
c 、使cpu 能方便地轉(zhuǎn)入中斷服務(wù)子程序
d 、提高中斷響應(yīng)速度
39采用虛擬存儲(chǔ)器的主要目的是( )
A 、提高主存儲(chǔ)器的存取速度 B 、擴(kuò)大主存儲(chǔ)器的存儲(chǔ)空間
C 、提高外存儲(chǔ)器的存取速度 D 、擴(kuò)大外存儲(chǔ)器的存儲(chǔ)空間
40在計(jì)算機(jī)系統(tǒng)中外圍設(shè)備一般通過(guò)以下哪個(gè)部件與主板的系統(tǒng)總線相連
( )
A 、適配器 B 、存儲(chǔ)器 C 、計(jì)數(shù)器 D 、寄存器
41中斷向量是 ( )
A 、子程序入口地址 B 、中斷源服務(wù)程序
C 、中斷服務(wù)程序入口地址 D 、中斷返回地址
42在微程序控制中,把操作控制信號(hào)編成( ) 。
A. 微指令 B.微地址 C. 操作碼 D. 程序
43微指令是指( )。
A .一段機(jī)器指令 B.一條語(yǔ)句指令
,C .一個(gè)微指令字 D.一條偽指令
44在CACHE 存儲(chǔ)器中,當(dāng)程序正在執(zhí)行時(shí),由( )完成地址映射。
A .程序員 B.硬件
C .硬件和軟件 D.操作系統(tǒng)
45下列說(shuō)法中( )是正確的。
A .半導(dǎo)體ROM 信息可讀可寫(xiě),且斷電后仍能保持記憶
B .半導(dǎo)體ROM 是非易失性的,斷電后仍然能保持記憶
C .半導(dǎo)體ROM 是非易失性的,斷電后也不能保持記憶
D . EPROM是可改寫(xiě)的,因而也是隨機(jī)存儲(chǔ)器的一種
46CRT 圖形顯示器的分辨率表示( )
A. 一個(gè)圖像點(diǎn)(像素) 的物理尺寸
B. 顯示器一行能顯示的最大圖像點(diǎn)數(shù)與一列能顯示的最大圖像點(diǎn)數(shù)
C. 顯示器屏幕可視區(qū)域的大小
D. 顯示器能顯示的字符個(gè)數(shù)
47若脂用雙符號(hào)位,則發(fā)生正溢的特征是:雙符號(hào)位為( )。
A 、 00 B 、 01 C 、 10 D 、 11
48. 浮點(diǎn)加減中的對(duì)階的( )。
A 、將較小的一個(gè)階碼調(diào)整到與較大的一個(gè)階碼相同
B 、將較大的一個(gè)階碼調(diào)整到與較小的一個(gè)階碼相同
C 、將被加數(shù)的階碼調(diào)整到與加數(shù)的階碼相同
D 、將加數(shù)的階碼調(diào)整到與被加數(shù)的階碼相同
49. 原碼乘法是( )。
A 、先取操作數(shù)絕對(duì)值相乘,符號(hào)位單獨(dú)處理
B 、用原碼表示操作數(shù),然后直接相乘
C 、被乘數(shù)用原碼表示,乘數(shù)取絕對(duì)值,然后相乘
D 、乘數(shù)用原碼表示,被乘數(shù)取絕對(duì)值,然后相乘
50. 原碼加減交替除法又稱為不恢復(fù)余數(shù)法,因此( )
A 、不存在恢復(fù)余數(shù)的操作
B 、當(dāng)某一步運(yùn)算不夠減時(shí),做恢復(fù)余數(shù)的操作
C 、僅當(dāng)最后一步余數(shù)為負(fù)時(shí),做恢復(fù)余數(shù)的操作
D 、當(dāng)某一步余數(shù)為負(fù)時(shí),做恢復(fù)余數(shù)的操作
51. 為了縮短指令中某個(gè)地址段的位數(shù),有效的方法是采?。?)。
A 、立即尋址 B 、變址尋址 C 、間接尋址 D 、寄存器尋址
52. 堆棧指針 SP 的內(nèi)容是( )。
A 、棧頂單元內(nèi)容 B 、棧頂單元地址
C 、棧底單元內(nèi)容 D 、棧底單元地址
,53. 高速緩沖存儲(chǔ)器 Cache 一般采?。?)。
A 、隨機(jī)存取方式 B 、順序存取方式
C 、半順序存取方式 D 、只讀不寫(xiě)方式
54. 若存儲(chǔ)周期 250ns ,每次讀出 16 位,則該存儲(chǔ)器的數(shù)據(jù)傳送率為( )。
A 、 4 × 10 6 字節(jié) / 秒 B 、 4M 字節(jié) / 秒
C 、 8 × 10 6 字節(jié) / 秒 D 、 8M 字節(jié) / 秒
55 半導(dǎo)體靜態(tài)存儲(chǔ)器 SRAM 的存儲(chǔ)原理是( )。
A 、依靠雙穩(wěn)態(tài)電路 B 、依靠定時(shí)刷新
C 、依靠讀后再生 D 、信息不再變化
56. 在不同速度的設(shè)備之間傳送數(shù)據(jù),( )。
A 、必須采用同步控制方式
B 、必須采用異步控制方式
C 、可以選用同步方式,也可選用異步方式
D 、必須采用應(yīng)答方式
57. 掛接在總線上的多個(gè)部件( )。
A 、只能分時(shí)向總線發(fā)送數(shù)據(jù),并只能分時(shí)從總線接收數(shù)據(jù)
B 、只能分時(shí)向總線發(fā)送數(shù)據(jù),但可同時(shí)從總線接收數(shù)據(jù)
C 、可同時(shí)向總線發(fā)送數(shù)據(jù),并同時(shí)從總線接收數(shù)據(jù)
D 、可同時(shí)向總線發(fā)送數(shù)據(jù),但只能分時(shí)從總線接收數(shù)據(jù)
58. 原碼乘法是指( )。
①用原碼表示乘數(shù)與被乘數(shù),直接相乘
②取操作數(shù)絕對(duì)值相乘,符號(hào)位單獨(dú)處理
③符號(hào)位連同絕對(duì)值一起相乘
④取操作數(shù)絕對(duì)值相乘,乘積符號(hào)與乘數(shù)符號(hào)相同
59. 一般來(lái)講,直接映象常用在( )。
①小容量高速Cache ②大容量高速Cache
③小容量低速Cache ④大容量低速Cache
60. 下列存儲(chǔ)器中,( )速度最快。
①硬盤 ②光盤 ③磁帶 ④半導(dǎo)體存儲(chǔ)器
61. 采用直接尋址方式,則操作數(shù)在( )中。
①主存 ②寄存器 ③直接存取存儲(chǔ)器 ④光盤
62. 零地址指令的操作數(shù)一般隱含在( )中。
①磁盤 ②磁帶 ③寄存器 ④光盤
63. 微程序存放在( )。
①主存中 ②堆棧中 ③只讀存儲(chǔ)器中 ④磁盤中
,64. 在微程序控制方式中,機(jī)器指令和微指令的關(guān)系是( )。
①每一條機(jī)器指令由一條微指令來(lái)解釋執(zhí)行
②每一條機(jī)器指令由一段(或一個(gè)) 微程序來(lái)解釋執(zhí)行
③一段機(jī)器指令組成的工作程序可由一條微指令來(lái)解釋執(zhí)行
④一條微指令由若干條機(jī)器指令組成
65. 異步傳送方式常用于( )中,作為主要控制方式。
①微型機(jī)的CPU 內(nèi)部控制 ②硬連線控制器
③微程序控制器 ④串行I/O總線
66. 串行總線主要用于( )。
①連接主機(jī)與外圍設(shè)備 ②連接主存與CPU
③連接運(yùn)算器與控制器 ④連接CPU 內(nèi)部各部件
67. 在常用磁盤中,( )。
①外圈磁道容量大于內(nèi)圈磁道容量 ②各道容量不等
③各磁道容量相同 ④內(nèi)圈磁道容量大于外圈磁道容量
68. 在下列存儲(chǔ)器中,( )可以作為主存儲(chǔ)器。
①半導(dǎo)體存儲(chǔ)器 ②硬盤 ③光盤 ④磁帶
69. 系統(tǒng)級(jí)的總線是用來(lái)連接( ) 。
A.CPU 內(nèi)部的運(yùn)算器和寄存器 B. 主機(jī)系統(tǒng)板上的所有部件
C. 主機(jī)系統(tǒng)板上的各個(gè)芯片 D. 系統(tǒng)中的各個(gè)功能模塊或設(shè)備
70. 在微程序控制中,把操作控制信號(hào)編成( ) 。
A. 微指令 B. 微地址
C. 操作碼 D. 程序
71. 從一條指令的啟動(dòng)到下一條指令的啟動(dòng)的間隔時(shí)間稱為( ) 。
A. 時(shí)鐘周期 B. 機(jī)器周期
C. 工作周期 D. 指令周期
72. 假設(shè)寄存器R 中的數(shù)為200,主存地址為200和300的存儲(chǔ)單元中存放的內(nèi)容分別是300和400,若訪問(wèn)到的操作數(shù)為200,則所采用的尋址方式為( ) 。
A. 立即尋址#200 B. 寄存器間接尋址(R)
C. 存儲(chǔ)器間接尋址(200) D. 直接尋址200
73. 表示主存容量的常用單位為( ) 。
A. 數(shù)據(jù)塊數(shù) B. 字節(jié)數(shù)
C. 扇區(qū)數(shù) D.記錄項(xiàng)數(shù)
74. 已知一個(gè)8位寄存器的數(shù)值為11001011,將該寄存器邏輯左移一位后,結(jié)果為( ) 。
A.01100101 B.10010111
C.01100111 D.10010110
,75. 多位二進(jìn)制加法器中每一位的進(jìn)位傳播信號(hào)P 為( ) 。
A.X i Yi B.X i Y i
C.X i Yi Ci D.Xi Y i C i
76. 存儲(chǔ)器的隨機(jī)訪問(wèn)方式是指( ) 。
A. 可隨意訪問(wèn)存儲(chǔ)器
B. 按隨機(jī)文件訪問(wèn)存儲(chǔ)器
C. 可對(duì)存儲(chǔ)器進(jìn)行讀出與寫(xiě)入
D. 可按地址訪問(wèn)存儲(chǔ)器任一編址單元,其訪問(wèn)時(shí)間相同且與地址無(wú)關(guān)
77. 定點(diǎn)小數(shù)反碼[x]反=x0·x 1…x n 表示的數(shù)值范圍是( ) 。
A.-1 2-n C.-1 2-n ≤x ≤1-2-n D.-1 2-n 78. 設(shè)有二進(jìn)制數(shù)x=-1101101,若采用8位二進(jìn)制數(shù)表示,則[x]補(bǔ)=( A.11101101 B.10010011 C.00010011 D.10010010 79. 反映計(jì)算機(jī)基本功能的是( ) 。 A. 操作系統(tǒng) B. 系統(tǒng)軟件 C. 指令系統(tǒng) D. 數(shù)據(jù)庫(kù)系統(tǒng) 80. 總線從設(shè)備是( ) 。 A. 掌握總線控制權(quán)的設(shè)備 B.申請(qǐng)作為從設(shè)備的設(shè)備 C. 被主設(shè)備訪問(wèn)的設(shè)備 D. 總線裁決部件 81、在取指周期中,是按照( )的內(nèi)容訪問(wèn)主存,以讀取指令。( a 、指令寄存器ir b、程序狀態(tài)寄存器ps c 、存儲(chǔ)器數(shù)據(jù)寄存器mdr d 、程序計(jì)數(shù)器pc 82、動(dòng)態(tài)半導(dǎo)體存儲(chǔ)器的特點(diǎn)是( ) a 、在工作中存儲(chǔ)器內(nèi)容會(huì)產(chǎn)生變化 b 、每次讀出后,需要根據(jù)原存內(nèi)容重新寫(xiě)入一遍 c 、每隔一定時(shí)間,需要根據(jù)原存內(nèi)容重新寫(xiě)入一遍 d 、在工作中需要?jiǎng)討B(tài)地改變?cè)L存地址 83、在按字節(jié)編址的存儲(chǔ)器中,每個(gè)編址單元中存放( ) a 、1位 b 、8位 c 、16位 d、32位 85、設(shè)置中斷排隊(duì)判優(yōu)邏輯的目的是( ) a 、產(chǎn)生中斷源編碼 b 、使同時(shí)提出的請(qǐng)求中的優(yōu)先級(jí)別最高者,得到及時(shí)響應(yīng) c 、使cpu 能方便地轉(zhuǎn)入中斷服務(wù)子程序 d 、提高中斷響應(yīng)速度 86、“總線忙”信號(hào)由( )建立。 ) 。 ) a 、獲得總線控制權(quán)的設(shè)備 b、發(fā)出“總線請(qǐng)求”的設(shè)備 c 、總線控制器 d、cpu 87、在大多數(shù)磁盤中( )。 a 、各磁道的位密度相同 b、最外圈磁道的位密度最大 c 、最內(nèi)圈磁道的位密度最大 d、寫(xiě)入時(shí)選擇較高的位密度,以增加記錄信息;讀出時(shí)選擇低的位密度,以提高可靠性 88、在調(diào)頻制記錄方式中,是利用( )來(lái)寫(xiě)0或1。 a 、電平高低的變化 b、電流幅值的變化 c 、電流相位的變化 d 、電流頻率的變化 89下列數(shù)中最小的數(shù)為 ( ) A 、(101001)2 B 、(52)16 C 、(101001)BCD D 、(233)8 90、采用虛擬存儲(chǔ)器的主要目的是( ) A 、提高主存儲(chǔ)器的存取速度 B 、擴(kuò)大主存儲(chǔ)器的存儲(chǔ)空間 C 、提高外存儲(chǔ)器的存取速度 D 、擴(kuò)大外存儲(chǔ)器的存儲(chǔ)空間 91下列說(shuō)法中不正確的是 ( ) A 、在虛擬存儲(chǔ)管理下,每個(gè)程序的邏輯地址空間可以大于實(shí)地址空間 B 、多級(jí)存儲(chǔ)體系由cache 、主存和虛擬存儲(chǔ)器構(gòu)成 C 、cache 和虛擬存儲(chǔ)器這兩種存儲(chǔ)器管理策略都利用了程序的局部性原理 D 、在CPU 和主存之間增加cache ,主要是為了提高主存的存取速度 92、以下關(guān)于硬盤的描述不正確的是( ) A 、硬盤是永久性存儲(chǔ)器 B 、扇區(qū)是基本存儲(chǔ)單位 C 、硬盤由驅(qū)動(dòng)器和控制器組成 D 、硬盤速度比光盤速度快 94、以下不屬于流水線相關(guān)的是( ) A 、控制相關(guān) B 、時(shí)序相關(guān) C 、結(jié)構(gòu)相關(guān) D 、數(shù)據(jù)相關(guān) 95、下列關(guān)于總線的說(shuō)法不正確的是( ) A 、總線控制方法主要有集中式控制和分散式控制 B 、鏈?zhǔn)讲樵儗?duì)線路故障很敏感 C 、總線的功能特性主要是定義每一條線上的信號(hào)的傳遞方向及有效電平范圍 D 、獨(dú)立請(qǐng)求方式的硬件電路比計(jì)數(shù)器查詢方式簡(jiǎn)單 96、在計(jì)算機(jī)系統(tǒng)中外圍設(shè)備一般通過(guò)以下哪個(gè)部件與主板的系統(tǒng)總線相連 ( ) A 、適配器 B 、存儲(chǔ)器 C 、計(jì)數(shù)器 D 、寄存器 97、中斷向量是( ) A 、子程序入口地址 B 、中斷源服務(wù)程序 C 、中斷服務(wù)程序入口地址 D 、中斷返回地址 98、一個(gè)8位二進(jìn)制補(bǔ)碼整數(shù),由3個(gè)“1”和5個(gè)“0”組成,則其最小值為( ) A 、-127 B 、-32 C 、-125 D 、-3 99表示主存容量的常用單位為( ) 。 A. 數(shù)據(jù)塊數(shù) B. 字節(jié)數(shù) C. 扇區(qū)數(shù) D.記錄項(xiàng)數(shù) 100. 反映計(jì)算機(jī)基本功能的是( ) 。 A. 操作系統(tǒng) B. 系統(tǒng)軟件 C. 指令系統(tǒng) D. 數(shù)據(jù)庫(kù)系統(tǒng) 二、名詞解釋 1. 基數(shù) 各數(shù)位允許選用的數(shù)碼個(gè)數(shù)。或:各數(shù)位允許選用的最大數(shù)碼值加1(不乘位權(quán))?;颍寒a(chǎn)生進(jìn)位的該位數(shù)碼值(不乘位權(quán))。 2. DRAM 動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器,即需要采取動(dòng)態(tài)刷新的RAM 。 3. 堆棧 是一種按先進(jìn)后出的順序進(jìn)行存取的數(shù)據(jù)結(jié)構(gòu)或存儲(chǔ)區(qū)域。 4. 立即尋址方式 操作數(shù)直接在指令中給出(或:緊跟指令給出),在讀出指令時(shí)可立即獲得操作數(shù)。 5. 總線 是連接多個(gè)部件的信息傳輸線,是各部件共享的傳輸介質(zhì)。 6. 邏輯地址 在有地址變換功能的計(jì)算機(jī)中, 訪內(nèi)指令給出的地址 (操作數(shù)) 叫邏輯地址, 也叫相對(duì)地址。要經(jīng)過(guò)尋址方式的計(jì)算或變換才得到內(nèi)存儲(chǔ)器中的物理地址。 7. 微程序控制器 將執(zhí)行指令所需要的微命令以代碼形式編成微指令序列(微程序),存入一個(gè)控制存儲(chǔ)器,需要時(shí)從該存儲(chǔ)器中讀取。按這種方式工作的控制器稱為微程序控制器。 8. 同步通信方式 在采用這種方式的總線傳輸中,各設(shè)備從一個(gè)公共的(統(tǒng)一的)時(shí)序信號(hào)中獲得定時(shí)信息(或:由統(tǒng)一的時(shí)序信號(hào)進(jìn)行同步定時(shí)。)或指出:其明顯特征是由一定頻率的時(shí)鐘信號(hào)定義了等間隔的時(shí)鐘周期。 9. DMA 方式 DMA是一種I/O設(shè)備與主機(jī)信息傳送的控制方式。由DMA 控制器控制系統(tǒng)總線,直接依靠硬件實(shí)現(xiàn)主存與I/O設(shè)備之間的數(shù)據(jù)直傳,傳送期間不需要CPU 程序干預(yù)。 10. 隨機(jī)存取方式 可按隨機(jī)地址直接訪問(wèn)任一存儲(chǔ)單元,存取時(shí)間與單元位置無(wú)關(guān)。 11. 主機(jī) CPU 、存儲(chǔ)器和輸入輸出接口合起來(lái)構(gòu)成計(jì)算機(jī)的主機(jī)。 12. 基數(shù)r 在浮點(diǎn)數(shù)據(jù)編碼中,對(duì)階碼所代表的指數(shù)值的數(shù)據(jù),在計(jì)算機(jī)中是一個(gè)常數(shù),不用代碼表示。 13. 控制存儲(chǔ)器(CPU 內(nèi)的) CPU 內(nèi)用于存放實(shí)現(xiàn)指令系統(tǒng)全部指令的微程序的只讀存儲(chǔ)器稱為控制存儲(chǔ)器。 14. 主設(shè)備 申請(qǐng)并獲得總線控制權(quán)的設(shè)備,在收發(fā)雙方中主動(dòng)的一方。 15.I/O接口 是指主機(jī)與I/O設(shè)備之間設(shè)置的一個(gè)硬件電路及其相應(yīng)的軟件控制 16. 總線的同步通信方式 通信雙方有統(tǒng)一時(shí)標(biāo)控制數(shù)據(jù)傳送。 17. 統(tǒng)一編址 將輸入輸出設(shè)備中控制寄存器、數(shù)據(jù)寄存器、狀態(tài)寄存器等與內(nèi)存單元一樣看待,將它們和內(nèi)存單元聯(lián)合在一起編排地址,用訪問(wèn)內(nèi)存的指令來(lái)訪問(wèn)輸入輸出設(shè)備接口的某個(gè)寄存器,從而實(shí)現(xiàn)數(shù)據(jù)的輸入輸出。 18.ALU 算術(shù)邏輯單元,是運(yùn)算器的核心部件,具有多種算術(shù)運(yùn)算和邏輯運(yùn)算的功能,而且具有先行進(jìn)位邏輯電路 19. 溢出 數(shù)據(jù)超出機(jī)器字長(zhǎng)的現(xiàn)象